2021年真题
1.冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的根据是
A.指令操作码的译码结果
B.指令和数据的寻址方式
C.指令周期的不同阶段
D.指令和数据所在的存储单元
2.一个C语言程序在一台32位机器上运行。程序中定义了三个变量x,y和z,其中x和z为int 型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y后,x,y和z的值分别是
A.x=0000007FH,y=FFF9H,z=00000076H
B.x=0000007FH,y=FFF9H,z=FFFF0076H
C.x=0000007FH,y=FFF7H,z=FFFF0076H
D.x=0000007FH,y=FFF7H,z=00000076H
3.浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5和7位〔均含2位符号位〕。假设有两个数x=27*29/32,y=25*5/8,那么用浮点加法计算x+y的最终结果是发生溢出
4.某计算机的Cache共有16块,采用2路组相联映射方式〔即每组2块〕。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是A. 0    B. 1    C. 4    D. 6
5.某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,那么需要上述规格的ROM 芯片数和RAM芯片数分别是A.1,15 B.2,15 C.1,30 D.2,30
6.某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1。假设某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,那么该转移指令成功转以后目的地址是A. 2006H    B. 2007H      C. 2021H    D. 2021H
7.以下关于RISC的表达中,错误的选项是
A. RISC普遍采用微程序控制器
B. RISC大多数指令在一个时钟周期内完成
C. RISC的内部通用存放器数量相对CISC多
D. RISC的指令数、寻址方式和指令格式种类相对CISC少
8.某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间〔忽略各功能段之间的缓存时间〕分别是90ns、80ns、70ns和60ns,那么该计算机的CPU时钟周期至少是A. 90ns  B. 80ns C. 70ns D. 60ns
9.相对于微程序控制器,硬布线控制器的特点是
A. 指令执行速度慢,指令功能的修改和扩展容易
B. 指令执行速度慢,指令功能的修改和扩展难
C. 指令执行速度快,指令功能的修改和扩展容易
D. 指令执行速度快,指令功能的修改和扩展难
10.假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,那么总线带宽是A. 10MB/s    B. 20MB/s    C. 40MB/s      D. 80MB/s
11.假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中访问Cache缺失〔未命中〕50次,那么Cache的命中率是A. 5%    B. 9.5%      C. 50%    D. 95%
12.以下选项中,能引起外部中断的事件是
A. 键盘输入2023教资报名截止时间
B. 除数为0
C. 浮点运算下溢
D. 访存缺页
2021年真题
1.以下选项中,能缩短程序执行时间的措施是:Ⅰ.进步CPU时钟频率Ⅱ.优化数据通路构造Ⅲ.对程序进
平江人力资源与社会保障展编译优化A.仅Ⅰ和Ⅱ  B.仅Ⅰ和Ⅲ    C.仅Ⅱ和Ⅲ  D.Ⅰ、Ⅱ和Ⅲ
2.假定有4个整数用8位补码分别表示为r1=FEH,r2=F2H,r3=90H,r4=F8H。假设将运算构造存放在一个8位存放器中,那么以下运算中会发生溢出的是A.r1×r2    B. r2×r3          C. r1×r4    D. r2×r4
3.假定变量i、f和d的数据类型分别为int、float和double〔int用补码表示,float和double分别用IEEE754单精度和双精度浮点数格式表示〕,i=785,,。假设在32位机器中执行以下关系表达式,那么结果为“真〞的是Ⅰ.i==〔int〕〔float〕I Ⅱ.f==〔float〕〔int〕  f Ⅲ.f==〔float〕〔double〕  f Ⅳ.〔d+f〕-d==f A.仅Ⅰ和Ⅱ  B.仅Ⅰ和Ⅲ    C.仅Ⅱ和Ⅲ  D.仅Ⅲ和Ⅳ
预测23年考研国家线是多少分
4.假定用假设干个2K×4位的芯片组成一个8K×8位的存储器,那么地址0B1FH所在芯片的最小地址是
5.以下有关RAM和ROM的表达中,正确的选项是Ⅰ.RAM是易失性存储器,ROM是非易失性存储器Ⅱ.RAM和ROM都采用随机存取方式进展信息访问Ⅲ.RAM和ROM都可用作Cache Ⅳ.RAM和ROM都需要进展刷新A.仅Ⅰ和Ⅱ      B.仅Ⅱ和ⅢC.仅Ⅰ、Ⅱ和Ⅳ  D.仅Ⅱ、Ⅲ和Ⅳ
6.以下命中组合情况中,一次访存过程中不可能发生的是未命中,Cache未命中,Page未命中未命中,Cache命中,Page命中命中,Cache未命中,Page命中命中,Cache命中,Page未命中广西公需科目继续教育入口
7.以下存放器中,汇编语言程序员可见的是
A.存储器地址存放器〔MAR〕
B.程序计数器〔PC〕
C.存储器数据存放器〔MDR〕
D.指令存放器〔IR〕
8.以下选项中,不会引起指令流水线阻塞的是
A.数据旁路〔转发〕
B.数据相关
C.条件转移
D.资源冲突
河南省公务员考试要求
9.以下选项中的英文缩写均为总线标准的是、CRT、USB、、CPI、VESA、、SCSI、RAM、MIPS考研计算机真题
、EISA、PCI、PCI-Express
10.单级中断系统中,中断效劳程序内的执行顺序是Ⅰ.保护现场Ⅱ.开中断Ⅲ.关中断Ⅳ.保存断点Ⅴ.中断事件处理Ⅵ.恢复现场Ⅶ.中断返回