2009年真题
1.·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是
A.指令操作码的译码结果  B.指令和数据的寻址方式
C.指令周期的不同阶段    D.指令和数据所在的存储单元2.一个C语言程序在一台32位机器上运行。程序中定义了三个变量xyz,其中xzint型,yshort型。当x=127y=-9时,执行赋值语句z=x+y后,xyz的值分别是
A.x=0000007FHy=FFF9Hz=00000076H
B.x=0000007FHy=FFF9Hz=FFFF0076H
C.x=0000007FHy=FFF7Hz=FFFF0076H
D.x=0000007FHy=FFF7Hz=00000076H
3.浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为57位(均含2位符号位)。若有两个数x=27*29/32y=25*5/8,则用浮点加法计算x+y的最终结果是
A. 001111100010      B. 001110100010
C. 010000010001      D. 发生溢出
4.某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是
A. 0    B. 1        C. 4        D. 6
5.某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是
A115        B215
C130        D230
6.某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指令成功转以后目标地址是
A. 2006H        B. 2007H      C. 2008H    D. 2009H
7.下列关于RISC的叙述中,错误的是
A. RISC普遍采用微程序控制器
B. RISC大多数指令在一个时钟周期内完成
C. RISC的内部通用寄存器数量相对CISC
D. RISC的指令数、寻址方式和指令格式种类相对CISC
8.某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别是90ns80ns70ns60ns,则该计算机的CPU时钟周期至少是
A. 90ns    B. 80ns    C. 70ns    D. 60ns
9.相对于微程序控制器,硬布线控制器的特点是
A. 指令执行速度慢,指令功能的修改和扩展容易B. 指令执行速度慢,指令功能的修改和扩展难
C. 指令执行速度快,指令功能的修改和扩展容易
D. 指令执行速度快,指令功能的修改和扩展难
10.假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是
A. 10MB/s        B. 20MB/s    C. 40MB/s        D. 80MB/s
11.假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是
A. 5%        B. 9.5%      C. 50%        D. 95%
12.下列选项中,能引起外部中断的事件是
A. 键盘输入  B. 除数为0    C. 浮点运算下溢    D. 访存缺页
2010年真题
1.下列选项中,能缩短程序执行时间的措施是:
.提高CPU时钟频率天津公务员报名入口  .优化数据通路结构  .对程序进行编译优化
A.仅Ⅰ和Ⅱ            B.仅Ⅰ和Ⅲ    C.仅Ⅱ和Ⅲ            D.Ⅰ、Ⅱ和Ⅲ
2.假定有4个整数用8位补码分别表示为r1=FEHr2=F2Hr3=90Hr4=F8H。若将运算结构存放在一个8位寄存器中,则下列运算中会发生溢出的是
A.r1×r2                B. r2×r3          C. r1×r4                D. r2×r4
3.假定变量ifd的数据类型分别为intfloatdoubleint南宁人才市场招聘信息用补码表示,float长春市公务员招聘岗位double分别用IEEE754单精度和双精度浮点数格式表示),已知i=785f=1.5678e3d=1.5e100。若在32位机器中执行下列关系表达式,则结果为“真”的是
.i==int)(floatI          .f==float)(intf
.f==float)(doublef      .d+f-d==f
A.仅Ⅰ和Ⅱ        B.仅Ⅰ和Ⅲ    C.仅Ⅱ和Ⅲ        D.仅Ⅲ和Ⅳ
4.假定用若干个2K×4位的芯片组成一个8K×8位的存储器,则地址0B1FH所在芯片的最小地址是
A.0000H                B.0600H      C.0700H                D.0800H
5.下列有关RAMROM的叙述中,正确的是
.RAM是易失性存储器,ROM是非易失性存储器
.RAMROM都采用随机存取方式进行信息访问
.RAMROM都可用作Cache
.RAMROM都需要进行刷新
A.仅Ⅰ和Ⅱ            B.仅Ⅱ和Ⅲ
C.仅Ⅰ、Ⅱ和Ⅳ        D.仅Ⅱ、Ⅲ和Ⅳ
6.下列命中组合情况中,一次访存过程中不可能发生的是
A.TLB未命中,Cache未命中,Page未命中
B.TLB未命中,Cache命中,Page命中
C.TLB命中,Cache未命中,Page命中
D.TLB命中,Cache命中,Page未命中
7.下列寄存器中,汇编语言程序员可见的是
A.存储器地址寄存器(MAR        B.程序计数器(PC
C.存储器数据寄存器(MDR        D.指令寄存器(IR
8.下列选项中,不会引起指令流水线阻塞的是
A.数据旁路(转发)        B.数据相关
C.条件转移                D.资源冲突
9.下列选项中的英文缩写均为总线标准的是
A.PCICRTUSBEISA
B.ISACPIVESAEISA
C.ISASCSIRAMMIPS
D.ISAEISAPCIPCI-Express
10.单级中断系统中,中断服务程序内的执行顺序是
.保护现场        .开中断
.关中断        .保存断点
.中断事件处理    .恢复现场
.中断返回
A. 考研计算机真题
B.
C. 河北招聘信息网
D.
11.假定一台计算机的显示存储器用DRAM芯片实现,若要求显示分辨率为1600×1200,颜深度为24位,帧频为85Hz,显存总带宽的50%用来刷新屏幕,则需要的显存总带宽至少约为
A.245Mbps            B.979Mbps        C.1958Mbps        D.7834Mbps
2011年计算机组成原理真题
12.下列项中,描述浮点数操作速度指标的是
A.MIPS    BCPI    C.IPC    DMFLOPS
解答D。MFLOPS表示每秒百万次运算。
13float数据通常用IEEE 754单度浮点数格式表示。若编译器将float型变x配在 一个32点寄存器FR1中,且x=-8.25FR1内容是
A.C104 0000H    B.C242 0000H    C.C184 0000H    DC1C2 0000H
解答:A。x的二进制表示为-1000.01﹦-1.000 01×211 根据IEEE754标准隐藏最高位的 “1”,又E-127=3,所以E=130=1000 0010(2)数据存储为1位数符+8位阶码(含阶符)+23位 尾数。故FR1内容为1 10000 0010 0000 10000 0000 0000 0000 000 即1100 0001 0000 0100 0000 0000 0000 0000,即C104000H
14.下列类存储器中,不采用随机存取方式的是
A.EPROM    BCDROM    C.DRAM    D北京教师资格证.SRAM